具有引脚高效 CXL 接口的服务器设计(佐治亚理工学院)

具有引脚高效 CXL 接口的服务器设计(佐治亚理工学院)

源节点: 2642551

佐治亚理工学院的研究人员撰写了一篇名为“CXL-Centric 服务器处理器案例”的新技术论文。

摘要:
“内存系统是服务器处理器性能的主要决定因素。 不断增长的核心数量和数据集需要更高的带宽和容量以及内存系统的更低延迟。 为了满足不断增长的需求,DDR——过去二十年中占主导地位的内存处理器接口——每一代都提供了更高的带宽。 然而,由于每个并行 DDR 接口都需要大量的片上引脚,因此处理器的内存带宽最终会受到其引脚数的限制,这是一种稀缺资源。 由于带宽有限,多个内存请求通常会争用每个内存通道,从而导致显着的排队延迟,这通常会掩盖 DRAM 的服务时间并降低性能。

我们展示了 CoaXiaL,这是一种服务器设计,它通过将处理器的所有 DDR 接口替换为引脚效率更高的 CXL 接口来克服内存带宽限制。 CXL 的广泛采用和工业发展势头使这种转变成为可能,与 DDR 相比,每引脚带宽高 4 倍,延迟开销适中。 我们证明,对于范围广泛的工作负载,CXL 的延迟溢价被其更高的带宽所抵消。 由于 CoaXiaL 将内存请求分配到更多通道,它极大地减少了排队延迟,从而降低了内存访问延迟的平均值和方差。 我们对各种工作负载的评估表明,CoaXiaL 将面向多核吞吐量的服务器的性能平均提高了 1.52 倍,最高可达 3 倍。”

找出 这里的技术论文. 2023 年 XNUMX 月。

作者:Albert Cho、Anish Saxena、Moinuddin Qureshi、Alexandros Daglis。 arXiv:2305.05033v1。
https://doi.org/10.48550/arXiv.2305.05033

时间戳记:

更多来自 半工程