Платформа спільного проектування Edge HW-SW, що інтегрує RISC-V і апаратні прискорювачі

Платформа спільного проектування Edge HW-SW, що інтегрує RISC-V і апаратні прискорювачі

Вихідний вузол: 2656404

Дослідники з Колумбійського університету опублікували нову технічну статтю під назвою «EigenEdge: виконання програмного забезпечення в реальному часі на краю за допомогою RISC-V і апаратних прискорювачів».

«Ми представляємо апаратно-програмний підхід до спільного проектування, який поєднує програмні додатки, розроблені за допомогою Eigen, потужної бібліотеки C++ з відкритим вихідним кодом, яка абстрагує робочі навантаження лінійної алгебри, і виконання в реальному часі на гетерогенних архітектурах System-on-Chip (SoC). Ми використовуємо ESP, платформу розробки SoC з відкритим кодом, яка дозволяє нам інтегрувати процесор CVA6 RISC-V і спеціальні апаратні прискорювачі», — йдеться в документі.

Знайти технічний документ тут. Опубліковано в травні 2023 року.

Куан-Лін Чіу, Гай Айхлер, Бірук Сейюм і Лука Карлоні. 2023. EigenEdge: виконання програмного забезпечення в реальному часі на межі з RISC-V і апаратними прискорювачами. У матеріалах Тижня кіберфізичних систем та Інтернету речей 2023 (CPS-IoT Week '23). Асоціація обчислювальної техніки, Нью-Йорк, Нью-Йорк, США, 209–214. https://doi.org/10.1145/3576914.3587510


Часова мітка:

Більше від Напівтехніка