Webinar: Øker produktiviteten for analog IC-layout

Kilde node: 1459257

Digitale IC-designere bruker en velkjent metodikk med forhåndsdesignede standardceller og andre IP-blokker som spiller en viktig gjenbruksrolle, men i den analoge IC-designverdenen er det mer nyanserte krav som ofte tilsier at en ny analog blokk er svært tilpasset . Ulempen er at tilpasning av analog IC-layout tar altfor mye tid ved å bruke tradisjonell, manuell innsats. Automatisering er svært ønsket for analog IC-layout for å redusere tiden til markedet, samtidig som den oppfyller tilpassede spesifikasjoner. Det er en kommende webinar om dette aktuelle emnet fra Pulsic 16. november kl. 9:00 PST.

Den store ideen hos Pulsic er at ved å bruke programvareverktøyet deres kalt Animate, kan en analog IC-layoutdesigner deretter øke layouttidene med 60 % sammenlignet med tradisjonelle, manuelle layouttilnærminger. I webinaret vil du se hvordan Pulsic-tilnærmingen starter i det tradisjonelle Virtuoso-skjemamiljøet, men med ett ekstra vindu kalt Animate Preview aktivert.

Animer forhåndsvisning

Den magiske sausen hos Pulsic er at programvaren deres analyserer kretstopologien fra Virtuoso-skjemaet, identifiserer analoge spesifikke mønstre som differensialpar og strømspeil, og genererer deretter automatisk en IC-layout mens de holder styr på problemer med analog IC-layout som transistorgruppering og transistortilpasning. Fra det jeg så, går disse nye konseptene langt utover tidligere metoder som Schematic Driven Layout (SDL), fordi det er mer innebygd intelligens på gang med Animate-tilnærmingen. Kretsdesigneren trenger ikke lenger å markere og kommentere skjemaet med begrensninger for matching og sammenkobling for at IC-layoutdesigneren skal tolke og forhåpentligvis implementere riktig, ettersom Animate gjør denne slutningen under panseret.

IC-layoutdesigneren er den primære brukeren av Animate, og med denne nye metodikken kan de komme til en første layout ganske raskt, bokstavelig talt i løpet av sekunder ved å bruke favorittredigeringsprogrammet deres, som Virtuoso Layout, og se alle transistorer, Pceller og vaktringstrukturer. . IC-layoutendringer på høyt nivå justeres best i Animate-verktøyet, mens layoutendringer på lavt nivå implementeres best i den tradisjonelle layoutredigereren. Her er en idé om hvor mange layoutalternativer på høyt nivå du ganske enkelt kan velge fra et utvalgt sett med transistorer i Animate:

IC-oppsettalternativer på høyt nivå

En annen måte å bruke Animate på er å velge skjematiske transistorer og deretter legge til dine egne ønskede layoutbegrensninger, som hvor mange rader hver transistorimplementering skal oppta.

Det er til og med en plantegningseditor i Animate, som lar en erfaren layoutdesigner raskt flytte grupper av transistorer på en gang, og oppnå en mer optimalisert layout med mindre sammenkoblingsbelastning og bedre samsvarende egenskaper.

Oppsummering

Så, er analog IC-layout 100% trykknapp automatisert som digital plass og rute? Nei, du må fortsatt ha en erfaren layoutdesigner som betjener automatiseringsverktøy som Animate fra Pulsic, for å oppnå optimale, robuste layouter på rekordtid. Webinaret på 16. november er klokken 9:00 PST, og det gir deg virkelig en idé om hvordan denne Animate-metodikken med layoutoperasjoner på høyere nivå utfyller detaljert IC-layout med tradisjonelle verktøy.

Relaterte blogger

Del dette innlegget via: Kilde: https://semiwiki.com/eda/pulsic/304712-webinar-boosting-analog-ic-layout-productivity/

Tidstempel:

Mer fra Semiwiki