Edge HW-SW Co-Design-plattform som integrerer RISC-V og HW-akseleratorer

Edge HW-SW Co-Design-plattform som integrerer RISC-V og HW-akseleratorer

Kilde node: 2656404

En ny teknisk artikkel med tittelen "EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators" ble publisert av forskere ved Columbia University.

"Vi introduserer en tilnærming til maskinvare/programvare co-design som kombinerer programvareapplikasjoner designet med Eigen, et kraftig åpen kildekode C++-bibliotek som abstraherer lineære algebra-arbeidsbelastninger, og sanntidsutførelse på heterogene System-on-Chip (SoC)-arkitekturer. Vi bruker ESP, en åpen kildekode SoC-designplattform som lar oss integrere CVA6 RISC-V-prosessoren og tilpassede maskinvareakseleratorer, heter det i avisen.

Finn det teknisk papir her. Publisert mai 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum og Luca Carloni. 2023. EigenEdge: Real-Time Software Execution at the Edge med RISC-V og maskinvareakseleratorer. I Proceedings of Cyber-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, New York, NY, USA, 209–214. https://doi.org/10.1145/3576914.3587510


Tidstempel:

Mer fra Semi -ingeniørfag