Recensione del blog: 2 febbraio

Nodo di origine: 1599592

Previsioni dell'intelligenza artificiale; Suggerimenti su Python e SystemVerilog; Progettazione CFD e chip; ottimizzazione della rete neurale.

popolarità

Synopsys ' Stelios Diamantidis condivide alcune previsioni per l’IA nel 2022, inclusi i tre mercati che spingeranno nuovi chip IA, la crescente necessità di catene di fiducia, l’ingresso di aziende non tradizionali e l’impatto dell’IA nella progettazione dei chip.

Siemens EDA Ray Salemi verifica come Python e SystemVerilog possono lavorare insieme per potenziare l'ecosistema di verifica sfruttando ciò che ciascuno ha da offrire.

Cadence's Paolo McLellan scopre come la fluidodinamica computazionale si collega allo sviluppo di software e alla progettazione di chip con una crescente dipendenza dall'analisi di matrici e grafici altamente paralleli.

Braccia Elham Harirpoush fornisce un'introduzione alle tecniche di ottimizzazione per reti neurali come quantizzazione, potatura e clustering e come utilizzare il TensorFlow Model Optimization Toolkit per ottimizzare un modello per la microNPU Ethos-U.

Ansys ' Shawn Carpentiere esamina il recente conflitto tra l’industria aeronautica e l’industria delle telecomunicazioni con l’introduzione del 5G vicino agli aeroporti che potrebbe avere un impatto sugli altimetri radar utilizzati per assistere negli atterraggi in condizioni di scarsa visibilità.

SEMI Hiroki Yomogita condivide i punti salienti del recente evento SEMICON Japan in cui i leader del settore si sono concentrati sulla necessità di collaborazione, legami più stretti, maggiore apertura e maggiore flessibilità per co-innovare le soluzioni.

Analista della memoria Jim Handy esamina i diversi approcci Processor-in-Memory adottati e le principali considerazioni di mercato che determineranno la probabilità di successo commerciale.

E non perderti i blog presenti nelle ultime Newsletter di Sistema e Design:

Editor di tecnologia Brian Bailey sostiene che la verifica può essere eseguita meglio e più velocemente, utilizzando meno energia, se eliminiamo gli attuali parametri di copertura non etici.

Cadence's Frank Schirmeister esamina le grandi tendenze dell'ultimo decennio che sono ancora in pieno svolgimento.

Synopsys ' Hari Sathianathan spiega come verificare formalmente i progetti di memoria incorporata e i relativi schemi di riparazione della ridondanza.

Siemens ' Pirzad Motafram indaga il motivo per cui gli strumenti di copertura e asserzione sono vitali per garantire che i circuiti integrati siano pronti per la produzione.

Jessie Allen

Jessie Allen

  (tutti i post)
Jesse Allen è l'amministratore del Knowledge Center e un senior editor presso Semiconductor Engineering.

Fonte: https://semiengineering.com/blog-review-feb-2/

Timestamp:

Di più da Ingegneria dei semiconduttori