FPGA Ramah Lingkungan (Notre Dame, Universitas Pittsburgh)

FPGA Ramah Lingkungan (Notre Dame, Universitas Pittsburgh)

Node Sumber: 3031754

Makalah teknis baru berjudul “REFRESH FPGAs: Sustainable FPGA Chiplet Architectures” diterbitkan oleh Universitas Notre Dame dan Universitas Pittsburgh.

Abstrak
“Ada kebutuhan yang semakin besar akan daya komputasi yang semakin tangkas dalam jumlah yang lebih besar untuk infrastruktur edge dan cloud guna melayani kebutuhan komputasi yang kompleks pada perangkat komputasi yang ada di mana-mana. Oleh karena itu, tantangan penting adalah mengatasi dampak lingkungan holistik dari sistem komputasi generasi mendatang. Untuk mencapai hal ini, pandangan siklus hidup mengenai keberlanjutan kemajuan komputasi diperlukan untuk mengurangi dampak lingkungan seperti emisi gas pemanasan rumah kaca dari pilihan komputasi ini. Sayangnya, upaya puluhan tahun untuk mengatasi efisiensi energi operasional pada perangkat komputasi telah mengabaikan dan dalam beberapa kasus memperburuk dampak yang ditimbulkan dari pembuatan sistem edge dan cloud ini, khususnya sirkuit terpadunya. Selama ini arsitektur FPGA tidak berubah secara dramatis kecuali ukurannya bertambah. Mengingat konteks ini, kami mengusulkan REFRESH FPGA untuk membangun perangkat dan arsitektur FPGA baru dari die FPGA yang baru saja dihentikan menggunakan integrasi 2.5D. Untuk membangun REFRESH FPGA memerlukan arsitektur kreatif yang memanfaatkan pin chiplet yang ada dengan interposer yang murah untuk diproduksi ditambah dengan otomatisasi desain kreatif. Dalam makalah ini, kami membahas bagaimana REFRESH FPGA dapat memanfaatkan tren industri untuk integrasi energi terbarukan ke dalam pusat data sambil memberikan peningkatan menyeluruh untuk keberlanjutan dan mengamortisasi investasi biaya yang signifikan selama masa pakai “pertama” yang jauh lebih lama.

Temukan teknisnya kertas di sini. Diterbitkan November 2023.

Zhou, Peipei, Jinming Zhuang, Stephen Cahoon, Yue Tang, Zhuoping Yang, Xingzhen Chen, Yiyu Shi, Jingtong Hu, dan Alex K. Jones. “SEGARKAN FPGA: Arsitektur Chiplet FPGA Berkelanjutan.” arXiv pracetak arXiv:2312.02991 (2023).

terkait
Kepemilikan Vs. Chiplet Komersial
Siapa yang menang, siapa yang kalah, dan di mana tantangan besar bagi integrasi heterogen multi-vendor.

Stempel Waktu:

Lebih dari Semi Teknik