Ulasan Blog: 2 Februari

Node Sumber: 1599592

prediksi AI; Kiat Python dan SystemVerilog; CFD dan desain chip; optimasi jaringan saraf.

kepopuleran

Sinopsis Stelios Diamantidis membagikan beberapa prediksi mengenai AI pada tahun 2022, termasuk tiga pasar yang akan mendorong chip AI baru, meningkatnya kebutuhan akan rantai kepercayaan, masuknya perusahaan non-tradisional, dan dampak AI dalam desain chip.

Siemens EDA Ray Salemi lihat bagaimana Python dan SystemVerilog dapat bekerja sama untuk meningkatkan ekosistem verifikasi dengan memanfaatkan apa yang ditawarkan masing-masing.

Irama Paul McLellan mencari tahu bagaimana dinamika fluida komputasi berkaitan dengan pengembangan perangkat lunak dan desain chip dengan semakin bergantung pada matriks dan analisis grafik yang sangat paralel.

Senjata Elham Harirpoush memberikan panduan dasar tentang teknik pengoptimalan untuk jaringan neural seperti kuantisasi, pemangkasan, dan pengelompokan, serta cara menggunakan TensorFlow Model Optimization Toolkit untuk menyempurnakan model microNPU Ethos-U.

Ansys ' Shawn Carpenter mengkaji konflik baru-baru ini antara industri penerbangan dan industri telekomunikasi dengan penerapan 5G di dekat bandara yang berpotensi berdampak pada altimeter radar yang digunakan untuk membantu pendaratan dengan jarak pandang rendah.

SEMI Hiroki Yomogita berbagi sorotan dari acara SEMICON Jepang baru-baru ini ketika para pemimpin industri berfokus pada perlunya kolaborasi, hubungan yang lebih erat, keterbukaan yang lebih besar, dan lebih banyak fleksibilitas untuk berinovasi bersama dalam solusi.

Analis memori Jim Berguna mengkaji berbagai pendekatan prosesor-dalam-memori yang diambil dan pertimbangan pasar utama yang akan menentukan kemungkinan kesuksesan komersial.

Dan jangan lewatkan blog yang ditampilkan dalam berita terbaru Buletin Sistem & Desain:

Editor Teknologi Brian Bailey berpendapat bahwa verifikasi dapat dilakukan dengan lebih baik dan lebih cepat, dengan menggunakan lebih sedikit energi, jika kita membuang metrik cakupan yang tidak etis saat ini.

Irama Frank Schirrmeister melihat tren besar dari dekade terakhir yang masih berjalan lancar.

Sinopsis Hari Sathianathan menjelaskan cara memverifikasi secara formal desain memori tertanam dan skema perbaikan redundansinya.

Siemens ' Pirzad Motafram menyelidiki mengapa alat cakupan dan pernyataan sangat penting untuk memastikan IC siap produksi.

Jesse Allen

Jesse Allen

  (semua posting)
Jesse Allen adalah administrator Pusat Pengetahuan dan editor senior di Teknik Semikonduktor.

Sumber: https://semiengineering.com/blog-review-feb-2/

Stempel Waktu:

Lebih dari Rekayasa Semikonduktor