Edge HW-SW -yhteissuunnittelualusta, joka integroi RISC-V:n ja HW-kiihdytin

Edge HW-SW -yhteissuunnittelualusta, joka integroi RISC-V:n ja HW-kiihdytin

Lähdesolmu: 2656404

Columbian yliopiston tutkijat julkaisivat uuden teknisen paperin nimeltä "EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators".

"Esittelemme laitteiston ja ohjelmiston yhteissuunnittelun, jossa yhdistyvät Eigenin kanssa suunnitellut ohjelmistosovellukset, tehokas avoimen lähdekoodin C++-kirjasto, joka abstraktioi lineaarialgebran työkuormat, ja reaaliaikainen suoritus heterogeenisissä System-on-Chip (SoC) -arkkitehtuureissa. Käytämme ESP:tä, avoimen lähdekoodin SoC-suunnittelualustaa, jonka avulla voimme integroida CVA6 RISC-V -prosessorin ja räätälöityjä laitteistokiihdyttimiä”, lehdessä kerrotaan.

Etsi tekninen paperi täällä. Julkaistu toukokuussa 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum ja Luca Carloni. 2023. EigenEdge: Reaaliaikainen ohjelmiston suoritus RISC-V:n ja laitteistokiihdyttimien avulla. Proceedings of Cyber-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, New York, NY, USA, 209–214. https://doi.org/10.1145/3576914.3587510


Aikaleima:

Lisää aiheesta Semi Engineering