Edge HW-SW Co-Design-Plattform zur Integration von RISC-V- und HW-Beschleunigern

Edge HW-SW Co-Design-Plattform zur Integration von RISC-V- und HW-Beschleunigern

Quellknoten: 2656404

Forscher der Columbia University haben ein neues Fachpapier mit dem Titel „EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators“ veröffentlicht.

„Wir stellen einen Hardware-/Software-Co-Design-Ansatz vor, der Softwareanwendungen, die mit Eigen entwickelt wurden, einer leistungsstarken Open-Source-C++-Bibliothek, die lineare Algebra-Workloads abstrahiert, und Echtzeitausführung auf heterogenen System-on-Chip-Architekturen (SoC) kombiniert. „Wir verwenden ESP, eine Open-Source-SoC-Designplattform, die es uns ermöglicht, den CVA6 RISC-V-Prozessor und benutzerdefinierte Hardwarebeschleuniger zu integrieren“, heißt es in dem Papier.

Finden Sie die technisches Papier hier. Veröffentlicht Mai 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum und Luca Carloni. 2023. EigenEdge: Echtzeit-Softwareausführung am Edge mit RISC-V und Hardwarebeschleunigern. In Proceedings of Cyber-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, New York, NY, USA, 209–214. https://doi.org/10.1145/3576914.3587510


Zeitstempel:

Mehr von Semi-Engineering