网络研讨会:提高模拟 IC 布局生产力

源节点: 1459257

数字 IC 设计人员使用众所周知的方法,其中预先设计的标准单元和其他 IP 模块发挥着重要的重用作用,但是在模拟 IC 设计领域,存在更细致的要求,这些要求通常要求新的模拟模块必须高度定制。 缺点是使用传统的手动方式定制模拟 IC 布局需要花费太多时间。 模拟 IC 布局非常需要自动化,以缩短上市时间,同时满足定制规范。 有一个 即将举行的网络研讨会 Pulsic 于 16 月 9 日上午 00:XNUMX(太平洋标准时间)就这一及时主题进行了报道。

Pulsic 的主要想法是,使用名为 Animate 的软件工具,模拟 IC 布局设计人员可以将布局时间比传统的手动布局方法加快 60%。 在网络研讨会中,您将看到 Pulsic 方法如何在传统 Virtuoso 原理图环境中开始,但激活了一个名为 Animate Preview 的附加窗口。

动画预览

Pulsic 的神奇之处在于,他们的软件可以根据 Virtuoso 原理图分析电路拓扑,识别模拟特定模式(例如差分对和电流镜),然后自动生成 IC 布局,同时跟踪晶体管分组和晶体管匹配等模拟 IC 布局问题。 据我所知,这些新概念远远超出了原理图驱动布局 (SDL) 等早期方法,因为 Animate 方法具有更多嵌入式智能。 电路设计人员不再需要仔细标记和注释原理图,并使用有关匹配和配对的约束,以便 IC 布局设计人员解释并希望正确实现,因为 Animate 在幕后进行此推理。

IC 布局设计师是 Animate 的主要用户,通过这种新方法,他们可以使用他们最喜欢的编辑器(例如 Virtuoso Layout)非常快速地在几秒钟内完成第一个布局,查看所有尺寸的晶体管、Pcell 和保护环结构。 高级 IC 布局更改最好在 Animate 工具中调整,而低级布局更改最好在传统布局编辑器中实现。 以下是您可以从 Animate 中选定的一组晶体管中简单选择多少个高级布局选项的想法:

高级 IC 布局选项

使用 Animate 的另一种方法是选择原理图晶体管,然后添加您自己所需的布局约束,例如每个晶体管实现应占用多少行。

Animate 中甚至还有一个平面图编辑器,使经验丰富的布局设计师能够一次快速移动晶体管组,从而实现更优化的布局,减少互连拥塞并获得更好的匹配属性。

总结

那么,模拟 IC 布局是否像数字布局布线一样 100% 按钮自动化? 不,您仍然需要经验丰富的布局设计师来操作 Pulsic 的 Animate 等自动化工具,以便在创纪录的时间内实现最佳、稳健的布局。 网络研讨会于 16 月 9 日上午 00:XNUMX(太平洋标准时间), 它确实让您了解这种具有更高级别布局操作的 Animate 方法如何利用传统工具补充详细的 IC 布局。

相关博客

通过以下方式分享此帖子: 资料来源:https://semiwiki.com/eda/pulsic/304712-webinar-boosting-analog-ic-layout-productivity/

时间戳记:

更多来自 半维基