Webbseminarium: Öka produktiviteten för analog IC-layout

Källnod: 1459257

Digitala IC-designers använder en välkänd metod med fördesignade standardceller och andra IP-block som spelar en viktig återanvändningsroll, men i den analoga IC-designvärlden finns det mer nyanserade krav som ofta dikterar att ett nytt analogt block är mycket anpassat . Nackdelen är att anpassning av analog IC-layout tar alldeles för mycket tid med traditionella, manuella ansträngningar. Automatisering är mycket önskvärt för analog IC-layout för att minska tiden till marknaden, samtidigt som anpassade specifikationer. Det är en kommande webinar om detta aktuella ämne från Pulsic den 16 november kl. 9:00 PST.

Den stora idén hos Pulsic är att med hjälp av deras mjukvaruverktyg som heter Animate kan en analog IC-layoutdesigner sedan snabba upp layouttiderna med 60 % jämfört med traditionella, manuella layoutmetoder. I webinariet kommer du att se hur Pulsic-metoden börjar i den traditionella Virtuoso schematiska miljön, men med ett extra fönster som heter Animate Preview aktiverat.

Animera förhandsvisning

Den magiska såsen hos Pulsic är att deras programvara analyserar kretstopologin från Virtuoso-schemat, identifierar analoga specifika mönster som differentialpar och strömspeglar, och sedan automatiskt genererar en IC-layout samtidigt som de håller reda på problem med analog IC-layout som transistorgruppering och transistormatchning. Från vad jag såg går dessa nya koncept långt utöver tidigare metoder som Schematic Driven Layout (SDL), eftersom det finns mer inbäddad intelligens på gång med Animate-metoden. Kretsdesignern behöver inte längre noggrant markera och kommentera schemat med begränsningar för matchning och parning för att IC-layoutdesignern ska kunna tolka och förhoppningsvis implementera korrekt, eftersom Animate gör denna slutsats under huven.

IC-layoutdesignern är den primära användaren av Animate, och med denna nya metodik kan de komma till en första layout ganska snabbt, bokstavligen inom några sekunder med sin favoritredigerare, som Virtuoso Layout, och se alla transistorer, Pceller och skyddsringstrukturer. . IC-layoutändringar på hög nivå justeras bäst i Animate-verktyget, medan layoutändringar på låg nivå implementeras bäst i den traditionella layoutredigeraren. Här är en uppfattning om hur många layoutalternativ på hög nivå du helt enkelt kan välja från en utvald uppsättning transistorer inom Animate:

IC-layoutalternativ på hög nivå

Ett annat sätt att använda Animate är att välja schematiska transistorer och sedan lägga till dina egna önskade layoutbegränsningar, som hur många rader varje transistorimplementering ska uppta.

Det finns till och med en planritningsredigerare i Animate, som gör det möjligt för en erfaren layoutdesigner att snabbt flytta grupper av transistorer på en gång, vilket uppnår en mer optimerad layout med mindre sammankopplingsstockning och bättre matchande egenskaper.

Sammanfattning

Så, är analog IC-layout 100% tryckknapp automatiserad som digital plats och rutt? Nej, du behöver fortfarande ha en erfaren layoutdesigner som använder automationsverktyg som Animate från Pulsic, för att uppnå optimala, robusta layouter på rekordtid. Webinariet på Den 16 november är klockan 9:00 PST, och det ger dig verkligen en uppfattning om hur denna Animate-metod med layoutoperationer på högre nivå kompletterar detaljerad IC-layout med traditionella verktyg.

Relaterade bloggar

Dela det här inlägget via: Källa: https://semiwiki.com/eda/pulsic/304712-webinar-boosting-analog-ic-layout-productivity/

Tidsstämpel:

Mer från Semiwiki