Netradicionalna zasnova dinamičnih logičnih vrat in vezij s FDSOI FET

Netradicionalna zasnova dinamičnih logičnih vrat in vezij s FDSOI FET

Izvorno vozlišče: 2663431

Nov tehnični članek z naslovom »Non-traditional Design of Dynamic Logics using FDSOI for Ultra-Efficient Computing« so objavili raziskovalci na Univerzi v Stuttgartu, UC Berkeley, Indijskem tehnološkem inštitutu Kanpur in TU München, s financiranjem Nemške raziskovalne fundacije .

Minimalizem

»V tem dokumentu predlagamo netradicionalno zasnovo dinamičnih logičnih vezij z uporabo FET-jev s popolnoma osiromašenim silicijem na izolatorju (FDSOI). FDSOI FET omogoča mejno napetost ( Vt ), da je nastavljiv (tj. stanja nizkega Vt in visokega Vt) z uporabo prednapetosti zadnjih vrat. Naša zasnova uporablja sprednja in zadnja vrata FDSOI FET kot vhodne terminale in predlaga dinamična logična vrata (kot; NAND, NOR, AND, OR, XOR in XNOR) in vezja (kot; polovični seštevalnik in polni seštevalnik). Za gradnjo dinamičnih logičnih vrat potrebuje manj tranzistorjev in dosega visoko zmogljivost z nizko disipacijo moči v primerjavi z običajnimi dinamičnimi logičnimi zasnovami. Kompaktni industrijski model FDSOI FET (BSIM-IMG) je bil uporabljen za simulacijo dinamičnih logičnih vrat in je v celoti umerjen za reprodukcijo podatkov vozlišča tehnologije FDSOI FET 14nm. Umerjanje se izvaja tako za električne karakteristike kot za variacije procesa. Rezultati simulacije kažejo povprečno izboljšanje števila tranzistorjev, zakasnitve širjenja, moči in produkta zakasnitve moči za 23.43 %, 57.16 %, 47.05 % oziroma 77.29 % v primerjavi z običajnimi zasnovami. Poleg tega naša zasnova zmanjšuje učinek delitve naboja, ki vpliva na voznost dinamičnih logičnih vrat. Poleg tega smo podrobno analizirali vpliv variacij procesa, napajalne napetosti in kapacitivnosti bremena na zakasnitev širjenja družine dinamične logike. Rezultati kažejo, da imajo te variacije manjši vpliv na zakasnitev širjenja predlaganih dinamičnih logičnih vrat, ki temeljijo na FDSOI, v ​​primerjavi z običajnimi dinamičnimi logičnimi vrati.«

Najdi tehnični papir tukaj. Objavljeno aprila 2023.

S. Kumar, S. Chatterjee, CK Dabhi, YS Chauhan in H. Amrouch, »Non-Traditional Design of Dynamic Logics using FDSOI for Ultra-Efficient Computing,« v IEEE Journal on Exploratory Solid-State Computational Devices and Circuits, doi: 10.1109/JXCDC.2023.3269141. Odpri dostops.


Časovni žig:

Več od Semi Engineering