Okoljsko trajnostni FPGA (Notre Dame, Univ. v Pittsburghu)

Okoljsko trajnostni FPGA (Notre Dame, Univ. v Pittsburghu)

Izvorno vozlišče: 3031754

Univerzi Notre Dame in Univerzi Pittsburgh sta objavili nov tehnični dokument z naslovom "REFRESH FPGAs: Sustainable FPGA Chiplet Architectures".

Minimalizem
»Vse večja je potreba po večjih količinah vse bolj agilne računalniške moči za robno infrastrukturo in infrastrukturo v oblaku, ki bo služila računalniško zapletenim potrebam vseprisotnih računalniških naprav. Tako je pomemben izziv obravnava celostnih okoljskih vplivov teh računalniških sistemov naslednje generacije. Da bi to dosegli, je za računalniški napredek potreben pogled na življenjski cikel trajnosti, da se zmanjšajo vplivi na okolje, kot so emisije toplogrednih plinov, ki se segrevajo zaradi teh računalniških odločitev. Na žalost desetletna prizadevanja za obravnavo operativne energetske učinkovitosti v računalniških napravah niso upoštevala in v nekaterih primerih še poslabšala utelešenih vplivov izdelave teh robnih in oblačnih sistemov, zlasti njihovih integriranih vezij. V tem času se arhitekture FPGA niso bistveno spremenile, razen povečanja velikosti. Glede na ta kontekst predlagamo REFRESH FPGA za izdelavo novih naprav in arhitektur FPGA iz nedavno upokojenih matric FPGA z uporabo 2.5D integracije. Za izgradnjo FPGA-jev REFRESH so potrebne kreativne arhitekture, ki izkoriščajo obstoječe zatiče čipletov s poceni vmesnim elementom v kombinaciji z avtomatizacijo kreativnega oblikovanja. V tem prispevku razpravljamo o tem, kako lahko REFRESH FPGA izkoristijo industrijske trende za integracijo obnovljivih virov energije v podatkovne centre, hkrati pa zagotavljajo splošno izboljšavo za trajnost in amortizirajo njihove znatne naložbe v utelešene stroške v veliko daljši »prvi« življenjski dobi.

Poiščite tehnično papir tukaj. Objavljeno novembra 2023.

Zhou, Peipei, Jinming Zhuang, Stephen Cahoon, Yue Tang, Zhuoping Yang, Xingzhen Chen, Yiyu Shi, Jingtong Hu in Alex K. Jones. »OSVEŽITE FPGA: Trajnostne arhitekture vezja FPGA.« arXiv prednatis arXiv:2312.02991 (2023).

Podobni
Lastniški vs. Komercialni čipleti
Kdo zmaga, kdo izgubi in kje so veliki izzivi za heterogeno integracijo več ponudnikov.

Časovni žig:

Več od Semi Engineering