Платформа совместного проектирования Edge HW-SW, объединяющая ускорители RISC-V и HW

Платформа совместного проектирования Edge HW-SW, объединяющая ускорители RISC-V и HW

Исходный узел: 2656404

Исследователи из Колумбийского университета опубликовали новый технический документ под названием «EigenEdge: выполнение программного обеспечения в режиме реального времени на периферии с помощью RISC-V и аппаратных ускорителей».

«Мы представляем подход к совместному проектированию оборудования и программного обеспечения, который сочетает в себе программные приложения, разработанные с помощью Eigen, мощной библиотеки C++ с открытым исходным кодом, которая абстрагирует рабочие нагрузки линейной алгебры, и выполнение в реальном времени на гетерогенных архитектурах System-on-Chip (SoC). Мы используем ESP, платформу проектирования SoC с открытым исходным кодом, которая позволяет нам интегрировать процессор CVA6 RISC-V и специальные аппаратные ускорители», — говорится в документе.

Найдите технический документ здесь. Опубликовано в мае 2023 г.

Куан-Лин Чиу, Гай Эйхлер, Бирук Сейюм и Лука Карлони. 2023. EigenEdge: выполнение программного обеспечения в режиме реального времени на периферии с помощью RISC-V и аппаратных ускорителей. В материалах Недели киберфизических систем и Интернета вещей 2023 г. (Неделя CPS-IoT '23). Ассоциация вычислительной техники, Нью-Йорк, штат Нью-Йорк, США, 209–214. https://doi.org/10.1145/3576914.3587510


Отметка времени:

Больше от Полуинжиниринг