Plataforma de Co-Design Edge HW-SW Integrando RISC-V e Aceleradores de HW

Plataforma de Co-Design Edge HW-SW Integrando RISC-V e Aceleradores de HW

Nó Fonte: 2656404

Um novo artigo técnico intitulado “EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators” foi publicado por pesquisadores da Universidade de Columbia.

“Apresentamos uma abordagem de co-design de hardware/software que combina aplicativos de software projetados com Eigen, uma poderosa biblioteca C++ de código aberto que abstrai cargas de trabalho de álgebra linear e execução em tempo real em arquiteturas System-on-Chip (SoC) heterogêneas. Usamos ESP, uma plataforma de design SoC de código aberto que nos permite integrar o processador CVA6 RISC-V e aceleradores de hardware personalizados”, afirma o documento.

Encontre o papel técnico aqui. Publicado em maio de 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum e Luca Carloni. 2023. EigenEdge: Execução de software em tempo real na borda com RISC-V e aceleradores de hardware. Em Proceedings of Cyber-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, Nova York, NY, EUA, 209–214. https://doi.org/10.1145/3576914.3587510


Carimbo de hora:

Mais de Semi Engenharia