Zrównoważone środowiskowo układy FPGA (Notre Dame, Uniwersytet w Pittsburghu)

Zrównoważone środowiskowo układy FPGA (Notre Dame, Uniwersytet w Pittsburghu)

Węzeł źródłowy: 3031754

Uniwersytety Notre Dame i Uniwersytet w Pittsburghu opublikowały nowy artykuł techniczny zatytułowany „REFRESH FPGAs: Sustainable FPGA Chiplet Architectures”.

Abstrakcyjny
„Rośnie zapotrzebowanie na większą ilość coraz bardziej elastycznej mocy obliczeniowej dla infrastruktury brzegowej i chmury, aby zaspokoić złożone obliczeniowo potrzeby wszechobecnych urządzeń komputerowych. Dlatego ważnym wyzwaniem jest zajęcie się całościowym wpływem systemów komputerowych nowej generacji na środowisko. Aby to osiągnąć, konieczne jest spojrzenie na zrównoważony rozwój komputerów w ujęciu cyklu życia, aby zmniejszyć wpływ tych wyborów na środowisko, taki jak emisje gazów cieplarnianych. Niestety, trwające od dekady wysiłki mające na celu rozwiązanie problemu operacyjnej efektywności energetycznej urządzeń komputerowych zignorowały, a w niektórych przypadkach zaostrzyły ucieleśnione skutki produkcji tych systemów brzegowych i systemów chmurowych, w szczególności ich układów scalonych. W tym czasie architektury FPGA nie zmieniły się radykalnie, z wyjątkiem zwiększenia rozmiaru. Biorąc pod uwagę ten kontekst, proponujemy układy REFRESH FPGA do budowy nowych urządzeń i architektur FPGA z niedawno wycofanych układów FPGA z wykorzystaniem integracji 2.5D. Budowa układów FPGA REFRESH wymaga kreatywnych architektur wykorzystujących istniejące piny chipletów z niedrogim w produkcji interposerem w połączeniu z kreatywną automatyzacją projektowania. W tym artykule omawiamy, w jaki sposób układy REFRESH FPGA mogą wykorzystać trendy branżowe w zakresie integracji energii odnawialnej z centrami danych, zapewniając jednocześnie ogólną poprawę zrównoważonego rozwoju i amortyzację znacznych kosztów inwestycji przez znacznie dłuższy „pierwszy” okres użytkowania.

Znajdź techniczne papier tutaj. Opublikowano w listopadzie 2023 r.

Zhou, Peipei, Jinming Zhuang, Stephen Cahoon, Yue Tang, Zhuoping Yang, Xingzhen Chen, Yiyu Shi, Jingtong Hu i Alex K. Jones. „REFRESH FPGA: zrównoważone architektury chipsetów FPGA”. Przedruk arXiv arXiv:2312.02991 (2023).

Związane z
Własność vs. Komercyjne chipsy
Kto wygra, kto przegra i gdzie stoją największe wyzwania dla heterogenicznej integracji wielu dostawców.

Znak czasu:

Więcej z Inżynieria semi