Platforma współprojektowania Edge HW-SW integrująca akceleratory RISC-V i HW

Platforma współprojektowania Edge HW-SW integrująca akceleratory RISC-V i HW

Węzeł źródłowy: 2656404

Naukowcy z Columbia University opublikowali nowy artykuł techniczny zatytułowany „EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators”.

„Wprowadzamy podejście do wspólnego projektowania sprzętu i oprogramowania, które łączy aplikacje zaprojektowane z Eigen, potężną biblioteką C++ typu open source, która abstrahuje obciążenia algebry liniowej i wykonywanie w czasie rzeczywistym na heterogenicznych architekturach System-on-Chip (SoC). Korzystamy z ESP, otwartej platformy projektowej SoC, która pozwala nam zintegrować procesor CVA6 RISC-V i niestandardowe akceleratory sprzętowe” — czytamy w artykule.

Znajdź artykuł techniczny tutaj. Opublikowano w maju 2023 r.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum i Luca Carloni. 2023. EigenEdge: Wykonywanie oprogramowania w czasie rzeczywistym na brzegu sieci za pomocą RISC-V i akceleratorów sprzętowych. W Proceedings of Cyber-Fisical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, Nowy Jork, NY, USA, 209–214. https://doi.org/10.1145/3576914.3587510


Znak czasu:

Więcej z Inżynieria semi