Edge HW-SW co-designplatform dat RISC-V en HW-versnellers integreert

Edge HW-SW co-designplatform dat RISC-V en HW-versnellers integreert

Bronknooppunt: 2656404

Een nieuw technisch document getiteld "EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators" werd gepubliceerd door onderzoekers van Columbia University.

“We introduceren een hardware/software co-designbenadering die softwareapplicaties combineert die zijn ontworpen met Eigen, een krachtige open-source C++-bibliotheek die lineaire algebra-workloads abstraheert, en real-time uitvoering op heterogene System-on-Chip (SoC)-architecturen. We gebruiken ESP, een open-source SoC-ontwerpplatform waarmee we de CVA6 RISC-V-processor en aangepaste hardwareversnellers kunnen integreren”, aldus de krant.

Vind de technisch document hier. Gepubliceerd mei 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum en Luca Carloni. 2023. EigenEdge: real-time software-uitvoering aan de rand met RISC-V en hardwareversnellers. In Proceedings of Cyber-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, New York, NY, VS, 209–214. https://doi.org/10.1145/3576914.3587510


Tijdstempel:

Meer van Semi-engineering