RISC-V と HW アクセラレータを統合したエッジ HW-SW 共同設計プラットフォーム

RISC-V と HW アクセラレータを統合したエッジ HW-SW 共同設計プラットフォーム

ソースノード: 2656404

「EigenEdge: RISC-V およびハードウェア アクセラレータを使用したエッジでのリアルタイム ソフトウェア実行」というタイトルの新しい技術論文がコロンビア大学の研究者によって出版されました。

「私たちは、線形代数のワークロードを抽象化する強力なオープンソース C++ ライブラリである Eigen で設計されたソフトウェア アプリケーションと、異種システム オン チップ (SoC) アーキテクチャでのリアルタイム実行を組み合わせた、ハードウェア/ソフトウェアの共同設計アプローチを導入します。 私たちはオープンソースの SoC 設計プラットフォームである ESP を使用しており、これにより CVA6 RISC-V プロセッサとカスタム ハードウェア アクセラレータの統合が可能になります」と論文には記載されています。

見つける テクニカルペーパーはこちら。 2023年XNUMX月公開。

クアン・リン・チウ、ガイ・アイクラー、ビルク・セヨウム、ルカ・カルローニ。 2023.EigenEdge: RISC-V とハードウェア アクセラレータを使用したエッジでのリアルタイム ソフトウェア実行。 Cyber​​-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23) の議事録。 Association for Computing Machinery、米国ニューヨーク州ニューヨーク、209–214。 https://doi.org/10.1145/3576914.3587510


タイムスタンプ:

より多くの セミエンジニアリング