עיצוב שרת עם ממשק CXL יעיל בסיכות (Georgia Tech)

עיצוב שרת עם ממשק CXL יעיל בסיכות (Georgia Tech)

צומת המקור: 2642551

מאמר טכני חדש שכותרתו "מקרה למעבדי שרת CXL-Centric" נכתב על ידי חוקרים ב- Georgia Tech.

תקציר:
"מערכת הזיכרון היא גורם מכריע בביצועים עבור מעבדי שרתים. ספירת ליבות ומערכי נתונים הולכים וגדלים דורשים רוחב פס וקיבולת גבוהים יותר וכן זמן אחזור נמוך יותר ממערכת הזיכרון. כדי לעמוד בקצב הדרישות הגוברת, DDR – ממשק המעבד הדומיננטי לזיכרון בשני העשורים האחרונים – הציע רוחב פס גבוה יותר בכל דור. עם זאת, מכיוון שכל ממשק DDR מקביל דורש מספר רב של פינים על-שבב, רוחב הפס של הזיכרון של המעבד מוגבל בסופו של דבר על ידי ספירת הפינים שלו, שהיא משאב נדיר. עם רוחב פס מוגבל, בקשות זיכרון מרובות מתמודדות בדרך כלל עבור כל ערוץ זיכרון, וכתוצאה מכך עיכובים משמעותיים בתורים שלעתים קרובות מאפילים על זמן השירות של DRAM ופוגעים בביצועים.

אנו מציגים את CoaXiaL, עיצוב שרת שמתגבר על מגבלות רוחב הפס של הזיכרון על ידי החלפת כל ממשקי ה-DDR למעבד בממשק CXL היעיל יותר בפינים. האימוץ הנרחב והמומנטום התעשייתי של CXL מאפשרים מעבר כזה, ומציעים רוחב פס גבוה פי 4 לכל פין בהשוואה ל-DDR בתקורת השהייה צנועה. אנו מראים כי עבור מגוון רחב של עומסי עבודה, פרמיית ההשהיה של CXL מתקזזת יותר מרוחב הפס הגבוה שלו. מכיוון ש-CoaXiaL מפיץ בקשות זיכרון על פני יותר ערוצים, הוא מפחית באופן דרסטי את עיכובי התורים ובכך גם את הערך הממוצע וגם את השונות של זמן השהיית הגישה לזיכרון. ההערכה שלנו עם מגוון עומסי עבודה מראה ש-CoaXiaL משפרת את הביצועים של שרתים מוכווני תפוקה רבים ב-1.52× בממוצע ובעד 3×."

מצא מאמר טכני כאן. מאי 2023.

מחברים: Albert Cho, Anish Saxena, Moinuddin Qureshi, Alexandros Daglis. arXiv:2305.05033v1.
https://doi.org/10.48550/arXiv.2305.05033

בול זמן:

עוד מ הנדסה למחצה