FPGA ecosostenibili (Notre Dame, Univ. di Pittsburgh)

FPGA ecosostenibili (Notre Dame, Univ. di Pittsburgh)

Nodo di origine: 3031754

Un nuovo documento tecnico intitolato “REFRESH FPGA: Sustainable FPGA Chiplet Architectures” è stato pubblicato dall’Università di Notre Dame e dall’Università di Pittsburgh.

Astratto
“C’è una crescente richiesta di maggiori quantità di potenza computazionale sempre più agile per le infrastrutture edge e cloud per soddisfare le esigenze computazionalmente complesse dei dispositivi informatici ubiqui. Pertanto, una sfida importante è affrontare gli impatti ambientali olistici di questi sistemi informatici di prossima generazione. Per raggiungere questo obiettivo, è necessaria una visione del ciclo di vita della sostenibilità per i progressi informatici per ridurre gli impatti ambientali come le emissioni di gas serra derivanti da queste scelte informatiche. Sfortunatamente, gli sforzi decennali per affrontare l’efficienza energetica operativa nei dispositivi informatici hanno ignorato e in alcuni casi esacerbato gli impatti incorporati derivanti dalla produzione di questi sistemi edge e cloud, in particolare dei loro circuiti integrati. Durante questo periodo le architetture FPGA non sono cambiate radicalmente se non per aumentare le dimensioni. Dato questo contesto, proponiamo FPGA REFRESH per costruire nuovi dispositivi e architetture FPGA da matrici FPGA recentemente ritirate utilizzando l'integrazione 2.5D. Per costruire FPGA REFRESH sono necessarie architetture creative che sfruttino i pin del chiplet esistente con un interposer poco costoso da produrre abbinato all'automazione della progettazione creativa. In questo documento, discutiamo di come gli FPGA REFRESH possono sfruttare le tendenze del settore per l'integrazione dell'energia rinnovabile nei data center, fornendo allo stesso tempo un miglioramento complessivo per la sostenibilità e ammortizzando il significativo investimento in costi incorporati su un "primo" ciclo di vita molto più lungo.

Trova il tecnico carta qui. Pubblicato novembre 2023.

Zhou, Peipei, Jinming Zhuang, Stephen Cahoon, Yue Tang, Zhuoping Yang, Xingzhen Chen, Yiyu Shi, Jingtong Hu e Alex K. Jones. "REFRESH FPGA: architetture chiplet FPGA sostenibili." prestampa di arXiv arXiv:2312.02991 (2023).

Leggi Anche
Proprietario vs. Chiplet commerciali
Chi vince, chi perde e dove sono le grandi sfide per l’integrazione eterogenea multi-vendor.

Timestamp:

Di più da Semiingegneria