Piattaforma di co-progettazione HW-SW Edge che integra gli acceleratori RISC-V e HW

Piattaforma di co-progettazione HW-SW Edge che integra gli acceleratori RISC-V e HW

Nodo di origine: 2656404

Un nuovo documento tecnico intitolato "EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators" è stato pubblicato dai ricercatori della Columbia University.

“Introduciamo un approccio di co-progettazione hardware/software che combina applicazioni software progettate con Eigen, una potente libreria C++ open source che astrae carichi di lavoro di algebra lineare ed esecuzione in tempo reale su architetture System-on-Chip (SoC) eterogenee. Utilizziamo ESP, una piattaforma di progettazione SoC open source che ci consente di integrare il processore CVA6 RISC-V e acceleratori hardware personalizzati", afferma il documento.

Trovare il documento tecnico qui. Pubblicato maggio 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum e Luca Carloni. 2023. EigenEdge: esecuzione software in tempo reale all'edge con RISC-V e acceleratori hardware. In Atti della Cyber-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, New York, NY, USA, 209–214. https://doi.org/10.1145/3576914.3587510


Timestamp:

Di più da Semiingegneria