Platform Co-Design Edge HW-SW Mengintegrasikan Akselerator RISC-V dan HW

Platform Co-Design Edge HW-SW Mengintegrasikan Akselerator RISC-V dan HW

Node Sumber: 2656404

Makalah teknis baru berjudul “EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators” diterbitkan oleh para peneliti di Columbia University.

“Kami memperkenalkan pendekatan desain bersama perangkat keras/perangkat lunak yang menggabungkan aplikasi perangkat lunak yang dirancang dengan Eigen, pustaka C++ sumber terbuka yang kuat yang mengabstraksi beban kerja aljabar linier, dan eksekusi waktu nyata pada arsitektur System-on-Chip (SoC) yang heterogen. Kami menggunakan ESP, platform desain SoC sumber terbuka yang memungkinkan kami mengintegrasikan prosesor CVA6 RISC-V dan akselerator perangkat keras khusus,” tulis makalah tersebut.

Cari makalah teknis di sini. Diterbitkan Mei 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum, and Luca Carloni. 2023. EigenEdge: Eksekusi Perangkat Lunak Real-Time di Edge dengan RISC-V dan Akselerator Perangkat Keras. Dalam Prosiding Sistem Cyber-Fisik dan Internet of Things Week 2023 (CPS-IoT Week '23). Asosiasi Mesin Komputasi, New York, NY, USA, 209–214. https://doi.org/10.1145/3576914.3587510


Stempel Waktu:

Lebih dari Semi Teknik