Edge HW-SW सह-डिज़ाइन प्लेटफ़ॉर्म RISC-V और HW त्वरक को एकीकृत करता है

Edge HW-SW सह-डिज़ाइन प्लेटफ़ॉर्म RISC-V और HW त्वरक को एकीकृत करता है

स्रोत नोड: 2656404

कोलंबिया विश्वविद्यालय के शोधकर्ताओं द्वारा "EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators" नामक एक नया तकनीकी पेपर प्रकाशित किया गया था।

"हम एक हार्डवेयर/सॉफ्टवेयर सह-डिज़ाइन दृष्टिकोण पेश करते हैं जो ईजेन के साथ डिज़ाइन किए गए सॉफ़्टवेयर अनुप्रयोगों को जोड़ता है, एक शक्तिशाली ओपन-सोर्स सी ++ लाइब्रेरी जो रैखिक-बीजगणित वर्कलोड को सार करती है, और विषम सिस्टम-ऑन-चिप (एसओसी) आर्किटेक्चर पर रीयल-टाइम निष्पादन करती है। हम ESP का उपयोग करते हैं, जो एक ओपन-सोर्स SoC डिज़ाइन प्लेटफ़ॉर्म है जो हमें CVA6 RISC-V प्रोसेसर और कस्टम हार्डवेयर त्वरक को एकीकृत करने की अनुमति देता है," पेपर बताता है।

खोज तकनीकी कागज यहाँ. मई 2023 को प्रकाशित।

कुआन-लिन चिउ, गाइ आइक्लर, बिरुक सेयूम और लुका कार्लोनी। 2023. EigenEdge: RISC-V और हार्डवेयर त्वरक के साथ किनारे पर रीयल-टाइम सॉफ़्टवेयर निष्पादन। साइबर-फिजिकल सिस्टम्स और इंटरनेट ऑफ थिंग्स वीक 2023 (CPS-IoT वीक '23) की कार्यवाही में। कम्प्यूटिंग मशीनरी के लिए एसोसिएशन, न्यूयॉर्क, एनवाई, यूएसए, 209-214। https://doi.org/10.1145/3576914.3587510


समय टिकट:

से अधिक अर्ध इंजीनियरिंग