FPGA écologiquement durables (Notre Dame, Université de Pittsburgh)

FPGA écologiquement durables (Notre Dame, Université de Pittsburgh)

Nœud source: 3031754

Un nouveau document technique intitulé « REFRESH FPGAs: Sustainable FPGA Chiplet Architectures » a été publié par l'Université de Notre Dame et l'Université de Pittsburgh.

Abstract
« Il existe un besoin croissant de puissance de calcul de plus en plus agile pour les infrastructures de périphérie et cloud afin de répondre aux besoins informatiques complexes des appareils informatiques omniprésents. Ainsi, un défi important consiste à répondre aux impacts environnementaux holistiques de ces systèmes informatiques de nouvelle génération. Pour y parvenir, une vision du cycle de vie de la durabilité des progrès informatiques est nécessaire afin de réduire les impacts environnementaux tels que les émissions de gaz à effet de serre liés à ces choix informatiques. Malheureusement, des efforts décennaux visant à améliorer l’efficacité énergétique opérationnelle des appareils informatiques ont ignoré et, dans certains cas, exacerbé les impacts concrets de la fabrication de ces systèmes de périphérie et cloud, en particulier de leurs circuits intégrés. Pendant cette période, les architectures FPGA n’ont pas radicalement changé, sauf pour augmenter en taille. Dans ce contexte, nous proposons des FPGA REFRESH pour construire de nouveaux dispositifs et architectures FPGA à partir de matrices FPGA récemment retirées en utilisant l'intégration 2.5D. La construction de FPGA REFRESH nécessite des architectures créatives qui exploitent les broches de chipsets existantes avec un interposeur peu coûteux à fabriquer associé à une automatisation de conception créative. Dans cet article, nous expliquons comment les FPGA REFRESH peuvent tirer parti des tendances du secteur en matière d'intégration des énergies renouvelables dans les centres de données tout en apportant une amélioration globale de la durabilité et en amortissant leur investissement important en termes de coûts intrinsèques sur une « première » durée de vie beaucoup plus longue.

Trouver la technique papier ici. Publié en novembre 2023.

Zhou, Peipei, Jinming Zhuang, Stephen Cahoon, Yue Tang, Zhuoping Yang, Xingzhen Chen, Yiyu Shi, Jingtong Hu et Alex K. Jones. « REFRESH FPGA : architectures de puces FPGA durables. » Préimpression arXiv arXiv :2312.02991 (2023).

Services Connexes
Propriétaire vs. Chiplets commerciaux
Qui gagne, qui perd et quels sont les grands défis de l’intégration hétérogène multi-fournisseurs.

Horodatage:

Plus de Semi-ingénierie