Edge HW-SW ühisdisaini platvorm, mis integreerib RISC-V ja HW kiirendid

Edge HW-SW ühisdisaini platvorm, mis integreerib RISC-V ja HW kiirendid

Allikasõlm: 2656404

Columbia ülikooli teadlased avaldasid uue tehnilise dokumendi pealkirjaga "EigenEdge: reaalajas tarkvara täitmine servas RISC-V ja riistvarakiirenditega".

„Tutvustame riistvara/tarkvara ühisdisaini lähenemisviisi, mis ühendab Eigeniga loodud tarkvararakendused, võimsa avatud lähtekoodiga C++ teegi, mis võtab kokku lineaaralgebra töökoormused, ja reaalajas täitmise heterogeensetel System-on-Chip (SoC) arhitektuuridel. Kasutame ESP-d, avatud lähtekoodiga SoC-disainiplatvormi, mis võimaldab meil integreerida CVA6 RISC-V protsessori ja kohandatud riistvarakiirendeid,“ seisab paberil.

Leia tehniline paber siin. Avaldatud mai 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum ja Luca Carloni. 2023. EigenEdge: reaalajas tarkvara täitmine äärel koos RISC-V ja riistvarakiirenditega. 2023. aasta küberfüüsikaliste süsteemide ja asjade interneti nädala (CPS-IoT Week '23) toimetistes. Association for Computing Machinery, New York, NY, USA, 209–214. https://doi.org/10.1145/3576914.3587510


Ajatempel:

Veel alates Pooltehnika