Plataforma de codiseño Edge HW-SW que integra aceleradores RISC-V y HW

Plataforma de codiseño Edge HW-SW que integra aceleradores RISC-V y HW

Nodo de origen: 2656404

Investigadores de la Universidad de Columbia publicaron un nuevo documento técnico titulado "EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators".

“Presentamos un enfoque de codiseño de hardware/software que combina aplicaciones de software diseñadas con Eigen, una poderosa biblioteca C++ de código abierto que abstrae las cargas de trabajo de álgebra lineal y la ejecución en tiempo real en arquitecturas heterogéneas de System-on-Chip (SoC). Usamos ESP, una plataforma de diseño SoC de código abierto que nos permite integrar el procesador CVA6 RISC-V y aceleradores de hardware personalizados”, afirma el documento.

Encuentra los documento técnico aquí. Publicado en mayo de 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum y Luca Carloni. 2023. EigenEdge: Ejecución de software en tiempo real en el perímetro con RISC-V y aceleradores de hardware. En Proceedings of Cyber-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, Nueva York, NY, EE. UU., 209–214. https://doi.org/10.1145/3576914.3587510


Sello de tiempo:

Mas de Semi Ingeniería