Edge HW-SW Co-Design Platform, der integrerer RISC-V og HW-acceleratorer

Edge HW-SW Co-Design Platform, der integrerer RISC-V og HW-acceleratorer

Kildeknude: 2656404

Et nyt teknisk papir med titlen "EigenEdge: Real-Time Software Execution at the Edge with RISC-V and Hardware Accelerators" blev udgivet af forskere ved Columbia University.

"Vi introducerer en tilgang til hardware/software co-design, der kombinerer softwareapplikationer designet med Eigen, et kraftfuldt open source C++-bibliotek, der abstraherer lineære algebra-arbejdsbelastninger, og realtidsudførelse på heterogene System-on-Chip (SoC) arkitekturer. Vi bruger ESP, en open source SoC-designplatform, der giver os mulighed for at integrere CVA6 RISC-V-processoren og brugerdefinerede hardwareacceleratorer," hedder det i avisen.

Find teknisk papir her. Udgivet maj 2023.

Kuan-Lin Chiu, Guy Eichler, Biruk Seyoum og Luca Carloni. 2023. EigenEdge: Real-Time Software Execution at the Edge med RISC-V og hardwareacceleratorer. I Proceedings of Cyber-Physical Systems and Internet of Things Week 2023 (CPS-IoT Week '23). Association for Computing Machinery, New York, NY, USA, 209–214. https://doi.org/10.1145/3576914.3587510


Tidsstempel:

Mere fra Semi Engineering