تصميم الخادم بواجهة CXL ذات كفاءة الدبوس (Georgia Tech)

تصميم الخادم بواجهة CXL ذات كفاءة الدبوس (Georgia Tech)

عقدة المصدر: 2642551

تمت كتابة ورقة تقنية جديدة بعنوان "A Case for CXL-Centric Server Processors" من قبل باحثين في Georgia Tech.

المستخلص:
"يعد نظام الذاكرة أحد العوامل الرئيسية المحددة لأداء معالجات الخادم. تتطلب الأعداد الأساسية ومجموعات البيانات المتزايدة نطاقًا تردديًا وسعة أعلى بالإضافة إلى زمن انتقال أقل من نظام الذاكرة. لمواكبة الطلبات المتزايدة ، قدمت DDR - واجهة المعالج المهيمنة على الذاكرة على مدى العقدين الماضيين - نطاقًا تردديًا أعلى مع كل جيل. ومع ذلك ، نظرًا لأن كل واجهة DDR متوازية تتطلب عددًا كبيرًا من المسامير الموجودة على الرقاقة ، فإن عرض النطاق الترددي لذاكرة المعالج مقيد في النهاية بعدد الدبوس ، وهو مورد نادر. مع عرض النطاق الترددي المحدود ، تتنافس طلبات الذاكرة المتعددة عادةً مع كل قناة ذاكرة ، مما يؤدي إلى تأخيرات كبيرة في قائمة الانتظار والتي غالبًا ما تلقي بظلالها على وقت خدمة DRAM وتدهور الأداء.

نقدم CoaXiaL ، وهو تصميم خادم يتغلب على قيود عرض النطاق الترددي للذاكرة من خلال استبدال جميع واجهات DDR للمعالج بواجهة CXL الأكثر كفاءة في الاستخدام. إن التبني الواسع النطاق والزخم الصناعي لـ CXL يجعل هذا الانتقال ممكنًا ، حيث يوفر عرض نطاق ترددي أعلى بمقدار 4 مرات لكل طرف مقارنة بـ DDR مع زمن انتقال متواضع. لقد أثبتنا أنه بالنسبة لمجموعة كبيرة من أعباء العمل ، فإن قسط الكمون الخاص بـ CXL يقابله نطاق ترددي أعلى. نظرًا لأن CoaXiaL يوزع طلبات الذاكرة عبر المزيد من القنوات ، فإنه يقلل بشكل كبير من التأخيرات في قائمة الانتظار وبالتالي متوسط ​​القيمة والتباين في زمن الوصول إلى الذاكرة. يُظهر تقييمنا مع مجموعة متنوعة من أحمال العمل أن CoaXiaL يحسن أداء العديد من الخوادم الموجهة نحو الإنتاجية بمقدار 1.52 × في المتوسط ​​وما يصل إلى 3 × ".

أعثر على ورقة فنية هنا. قد 2023.

المؤلفون: ألبرت تشو ، أنيش ساكسينا ، معين الدين قريشي ، ألكسندروس داجليس. arXiv: 2305.05033v1.
https://doi.org/10.48550/arXiv.2305.05033

الطابع الزمني:

اكثر من شبه هندسة